DE

Design of Experiments (DoE) Workflow with Focus on Wafer Uniformity in Semiconductor Industries

DoE is a tool to create quantitative process models with a very limited number of runs (far below full factorials designs) but using these runs in such an effective way that the uncertainty about the model is shortened considerably compared to often used methods like a one factor at a time strategy. A contact hole etching example (semiconductor) is used. Contact holes are used to get conductive connections between different layers of complex semiconductor applications which are electrically separated by an isolation layer. After the position of the holes is fixed by lithographic methods, the etching process will remove the extra layer at these positions by plasma etching: reactive gases flow through the etching chamber, a plasma is created by a radio frequency power source while maintaining low pressure.






    Die mit einem Sternchen (*) gekennzeichneten Felder sind Pflichtfelder.

    Sie haben die Möglichkeit, uns über dieses Kontaktformular zu kontaktieren. Wir werden Ihre personenbezogenen Daten ausschließlich für die Abwicklung Ihrer Anfrage verwenden. Um Ihre Kontaktanfrage möglichst schnell und effektiv beantworten zu können, wird Ihre Anfrage zentral innerhalb der camLine-Gruppe bearbeitet. Nähere Informationen zur Datenerhebung und Verarbeitung im Zusammenhang mit diesem Kontaktformular finden Sie in unserer Datenschutzerklärung.